FPGA/CPLD, bolo: Pulzny generator

Petr Zahradník clexpert na clexpert.cz
Čtvrtek Srpen 15 15:53:21 CEST 2019


Já jsem s tím také začal u Xilinxu. V době, kdy byly CPLD na 5V. Pak přestali vyrábět varianty pro 5V a byly jen pro 3,3V. Dobře, to nebyl takový problém. Ale pak přestali dělat CPLD úplně a přestali je podporovat ve svém vývojovém prostředí (ano, v tom mastodontu). Takže mám hromadu CPLD 5V i 3,3V na nic. A pak jsem ještě pořídil něco k tomu CoolRunner, ale to už snad také není podporované. Takže to dopadlo stejně.

Jinak já jsem od toho neočekával nějak moc, chtěl jsem to použít právě hlavně na nějakou kombinační logiku, kde mám nějaké vstupy a nějaké výstupy, v podstatě to jen přepíná. Mně se líbilo, že je to jeden šváb a dělá to to, co si řeknu. Ale abych tam dal jednoho švába, k tomu další tři stabilizátory, protože to potřebuje dvě až tři napětí, a ještě paměť pro program, to už mi teda vadí 😊 Bez ohledu na to, že životnost je několik let, protože potom skončí podpora a můžu hledat nové obvody.

Petr Zahradník, počítačový expert
e-mail: clexpert na clexpert.cz
mobil: 602 409 601, telefony: 475 501 627, 910 256 000
http://www.clexpert.cz, http://www.zahradniksebavi.cz
Petr Zahradník, Computer Laboratory
Obvodová 740/14, 400 07 Ústí nad Labem

-----Original Message-----
From: Hw-list <hw-list-bounces na list.hw.cz> On Behalf Of Jan Waclawek
Sent: Thursday, August 15, 2019 3:35 PM
To: hw-list na list.hw.cz
Subject: Re: FPGA/CPLD, bolo: Pulzny generator

[preposielam]


Ahoj,

dovolim si este par poznamok ku tejto teme.

Svojho casu ma programovatelna logika zacala zaujimat ked boli
novinkou cpld CoolRunner, kedze boli low-power... Co bola pre mna
hlavna motivacia. Ale zistil som, ze 128 buniek nie je teda bohvie co,
ked zacnes teoreticky robit obvody so 16-bitmi, citace, latche a tak.
Velmi rychlo sa minu. Druhy problem bol nejaka moznost spajkovania na
kolene, takze zo 128 clovek padol na 72 buniek... Tak som si okrem
tych cpld v plcc44 obstaral aj dve fpga, nejaky letovatelny Spartan-2,
za cca 5k Skk. Myslel som si, ze si ubastlim vlastnu dosku s malym mcu
a cpld, resp. fpga. Nejakou hrou osudu ale z toho vsetkeho nebolo
nic... Pak som si este kupil taku tu hotovu vyvojovu dosku od Avnetu,
s Cypresom a Xilinxom, ale ta mala nejake problemy s obsluznym
softwarom, takze to tiez lezi nepouzite kdesi v skrini...

Este dalsi problem, ktory ste nanacali a to su tie molochy s
kompilatormi VHDL, ktore su zvycajne propietarne. Myslim, ze len
Lattice ma nejaky open source kompilator pre svoje cpld/fpga, ale to
je tiez tak max. 3-4 roky do zadu. K tomu vsetkemu musi clovek este
pozhanat programator, co je dalsia vyznamna polozka v rozpocte, teda
aspon v pripade Xi... No a nakoniec sa to VHDL alebo Verilog musi
clovek naucit, teda musi mat zrozumitelny a jasny popis jazyka a
syntaxe. Ja viem su na to knizky... Ale v pripade cestiny-slovenciny
si pre VHDL trebalo kupit tie tituly aspon dva, jeden s popisom jazyka
a druhy s prikladmi, v pripade Verilogu som nasiel neanglicky titul
len jeden... Takze ostane kamarat, ktory Vam ten jazyk vysvetli a
ukaze na nejakom priklade ako sa robi s IDE a ako sa programuje vo
VHDL resp. Verilogu. Ano este je tu moznost zaplatit si niekolko >1k
Eurovych skoleni, kde Vas to kompletne naucia vratane tych 100ps
nuansov, vsak Dano...!?

A potom, ked clovek pre to doma najde nejaku zmysluplnu aplikaciu,
zisti, ze tie cipy si nemoze kupit ani vo Farnelli, ako to bolo svojho
casu, a potrebuje riesit akesi papierovacky...

p.s.: Ak by niekto chcel tie dve Spartan-2 a tu dosku s
Cypresom+Xilinx, rad to za nejaky rozumny peniaz posuniem dalej. Ja na
fpga+vhdl uz naozaj nesiahnem a len mi na to doma pada zbytocne
prach...

A.
_______________________________________________
HW-list mailing list  -  sponsored by www.HW.cz
Hw-list na list.hw.cz
http://list.hw.cz/mailman/listinfo/hw-list


Další informace o konferenci Hw-list