STM32F3 ruseni SPI signalu
Jiří Nesvacil
nesvacil na posys.eu
Sobota Prosinec 15 19:49:15 CET 2018
A co takhle nizsi rychlost GPIO ? Treba to pomuze. Neboli nastavit na
10MHz, vzdy je lepe mene zarit, pokud neni nutno. Nevim presne jak to je
zadratovano v tom STM32, jaky seriovy odpor nebo co tam je.... , zkusil
bych to. Pripadne by mel stacit mozna kondik nebo seriovy odpor na
vystupu u CLK. Potrebujete, aby CLK byl o neco pomalejsi a dal od
ostatnich kabliku.
Neco takoveho:
GPIO_InitStructure.GPIO_Speed = GPIO_Speed_10MHz;
Jirka
Dne 15.12.2018 v 19:34 Jaroslav Buchta napsal(a):
> Teda pridavani nejakych kondenzatoru do logiky mam ve skatulce s
> napisem NIKDY... Nejde o to, ze bych to potreboval rozchodit, cilove
> zarizeni ma v te ceste jeste galvanicke oddeleni a tam to asi udela z
> hran uplne neco jineho, jen mne to proste prekvapilo, protoze jsem u
> STM slave nikdy neimplementoval a u zadne jine periferie jsem se s
> takovym chovanim nesetkal. Kdyz jsem delal design slave SPI v FPGA,
> tak jsem na CLK tak nejak automaticky dal filtr, protoze jsem cekal
> prave nejake takove problemy...
> Dne 15.12.2018 v 18:33 Jirka Mww napsal(a):
>> Vzdyt pisete, ze vam to s kapacitou sondy chodi, tak ta mala kapacita
>> trochu zaobli hrany
>> pulsu a odfiltruje ty GHz zakmity, ktere si tam generujete
>> neprizpusobenymi
>> draty. Pokud je to jednorazovy bastl, tak tam nejakou kapacitu
>> pridejte,pokud by se to melo vyrabet, chtelo by to radne
>> obvodove doresit z hlediska prizpusobeni.
>>
>> so 15. 12. 2018 v 18:13 odesílatel Jaroslav Buchta
>> <jaroslav.buchta na hascomp.cz <mailto:jaroslav.buchta na hascomp.cz>> napsal:
>>
>> Takze myslite, ze ta pidikapacita opravdu vytvori falesne pulzy
>> na CLK?
>> Me to prekvapuje jen v tom smyslu, ze jsem zadratoval podstatne
>> vetsi
>> prasarny s jinymi periferiemi a problem s funkci nebyl. Cekal bych
>> nejakou synchronni logiku na tom SCK kdyz je dovolena maximalni
>> frekvence polovina frekvence APB. Proto jsem ji uvadel, APB1 je
>> pak na
>> 36MHz.
>> Jeste jsem teda nemeril, jestli ty cinske kabliky jsou z medi,
>> zeleza
>> nebo posolenych provazku, je to jen narychlo abych odladil behem
>> vikendu
>> cast SW do desky, kterou se mi nechtelo nosit domu. :-D
>>
>> Dne 15.12.2018 v 17:59 Jan Waclawek napsal(a):
>> >> SCK je 4.5MHz.
>> > To je irelevantne, aj ked to vacsinu zaciatocnikov prekvapi.
>> >
>> >> Predpokladam spravne, ze CPHA a CPOL ma byt u M a S nastaveno
>> shodne a
>> > Ano.
>> >
>> >> Take pomuze nastavit u slave MISO vystup na rychlost MEDIUM misto
>> >> defaultni HIGH, takze asi vadi ty ostre hrany a udela to
>> falesny puls na
>> >> SCK?
>> > Ano. Harmonicke tych signalov su na GHz az desiatkach GHz,
>> takze tak sa k
>> > nim treba spravat.
>> >
>> > A tiez pomoze pouzit kabel s prekladanou zemou a tiez terminatory.
>> >
>> > Vitajte v analogovom svete.
>> >
>> > wek
>> >
>> >
>> > _______________________________________________
>> > HW-list mailing list - sponsored by www.HW.cz <http://www.HW.cz>
>> > Hw-list na list.hw.cz <mailto:Hw-list na list.hw.cz>
>> > http://list.hw.cz/mailman/listinfo/hw-list
>>
>>
>> _______________________________________________
>> HW-list mailing list - sponsored by www.HW.cz <http://www.HW.cz>
>> Hw-list na list.hw.cz <mailto:Hw-list na list.hw.cz>
>> http://list.hw.cz/mailman/listinfo/hw-list
>>
>> --
>> Zdravi
>> Jirka Sloupenský OK1MWW
>>
>> _______________________________________________
>> HW-list mailing list - sponsored bywww.HW.cz
>> Hw-list na list.hw.cz
>> http://list.hw.cz/mailman/listinfo/hw-list
>
>
>
> _______________________________________________
> HW-list mailing list - sponsored by www.HW.cz
> Hw-list na list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
---
Tento e-mail byl zkontrolován na viry programem AVG.
http://www.avg.cz
------------- další část ---------------
HTML příloha byla odstraněna...
URL: <http://list.hw.cz/pipermail/hw-list/attachments/20181215/21235a0e/attachment.html>
Další informace o konferenci Hw-list