Reverzni citac pro incrementalni encoder

Danhard danhard@volny.cz
Čtvrtek Červen 22 15:06:53 CEST 2006


Jednoducha implementace v HDL je v priloze.
Oscilator (clk) tak kolem 1MHz se da udelat take ze dvou hradel v CPLD a
vnejsiho RC clenu.

Danhard
*******

Jestli 16, nebo 32 je v podstate jedno :)).
Ja to jen potrebuji dostat pod 10 KHz, coz je limit
S7/227 v nejhorsim pripade.
Je to urceno do rozvadece, takze zadna frekvence neni k dispozici
(ne ze by tam nebyla, ale ...).
Bude to takove "udelatko" na DIN listu, kam se privede signal TTL z encoderu
(odboceny z jineho systemu), pres optocleny se oddeli.
Vystup bude 24V, napajeni take 24V.
Mel by na tom uz pracovat jeden kolega z vedlejsi vesnice (kompletni
udelatko).

Slavek


------------- další část ---------------
An embedded and charset-unspecified text was scrubbed...
Name: incr16.txt
Url: http://list.hw.cz/pipermail/hw-list/attachments/20060622/f7914fd7/attachment-0002.txt 


Další informace o konferenci Hw-list