Fazovy posun PWM signalu

Pavel Hudecek edizon na seznam.cz
Úterý Listopad 2 00:26:41 CET 2021


Jsem teda dost zmaten těmi ADC a DAC co se tam vyskytují. Ty nějak používá ten simulátor?

Velikost střídy vychází z poměru vstupního a výstupního napětí, + může klesnout při velmi malé zátěži. Překrytí/nepřekrytí je až důsledek potřebné střídy a požadovaného počtu fází. Je-li potřebná střída do 60 %, překrytí bude nutné pro jakýkoli počet od 2 výše:-)

PH

Od: Miroslav Mraz
Vycházel jsem z toho, že je to určeno pro step-down vícefázový měnič. A 
na webu jsem našel, že se jednotlivé "fáze" nepřekrývají. Možná to 
funguje s tím překrýváním lépe, nevím, to ale už neodsimuluji. Ne, že by 
to nešlo, ale zase tak moc mě to nezajímá. A pro to překrývání by se to 
opravdu muselo řešit jinak, složitěji.
Druhá věc je, že pokud budete mít velmi malou střídu PWM, pak se vám to 
stejně překrývat nebude. A to je typický případ kdy je vstupní napětí o 
hodně větší než výstupní. Právě takový měnič jsem na tom webu našel - 
zdroj cca 1V pro napájení procesoru, napájený 12V.
Takže otázka je - jestli a případně jaký má to překrytí význam. Možná to 
zmenšuje rušení nebo nároky na jednotlivé výkonové prvky, nevím, nechám 
to jiným.

Mrazík

Dne 01. 11. 21 v 21:02 Jan Waclawek napsal(a):
> Hm, tak zistujem, ze nerozumiem ani malovanej verzii elektroniky...
> Nepisalo sa v povodnom zadani
> https://list.hw.cz/pipermail/hw-list/2021-October/543167.html
>   , ze strieda 10%-60% sa musi na vystupe zachovat? Ja som si vystup
> predstavoval tak ako je v prilohe.
------------- další část ---------------
HTML příloha byla odstraněna...
URL: <http://list.hw.cz/pipermail/hw-list/attachments/20211102/1bb39c26/attachment.html>


Další informace o konferenci Hw-list