ARM- interrupt/event
Jan Waclawek
konfera na efton.sk
Pátek Duben 12 19:54:59 CEST 2013
Crta sa to...
Vypol som ten podozrivy write buffer. Na to sluzi bit DISDEFWBUF v registri
ACTRL; toto je register jadra v bloku SCB, takze ho netreba hladat v
"reference manual" ale v manualoch k jadru, konkretne pre STM32/CM4 v
PM0214 str.207. Podla popisu, "This bit only affects write buffers
implemented in the Cortex-M4 processor" (podla mna to znamena, ze nie tie
co su na rozhrani AHB/APB), "0 - Enable write buffer use: stores to memory
is completed before next instruction" (dovolil som si opravit typo).
http://www.efton.sk/STM32/r3_DISDEFWBUF.png
Zapisove instrukcie (ktore su pomedzi SEV) teraz trvaju nie 1 cyklus ale 3.
Zacinam tomu rozumiet, ale este potrebujem urobit par experimentov.
wek
Další informace o konferenci Hw-list