ARM- interrupt/event
Josef Štengl
ok1ced na nagano.cz
Čtvrtek Duben 11 22:01:20 CEST 2013
Prozraďte prosím nehodnému jak jste získal ty grafy? Dříve jste uvedl,
že dole je HCLK, ale nemám tušení jak jste se k němu fyzicky dostal.
Mimochodem jedna rejpavá, netřeba reagovat. Na OR, AND a podobně máme od
roku 1994 iso646.h. Já vím, je to tam definováno malými písmeny :-D.
Osobně to nesnáším, protože v perlu mají || a or (a obdobně) jinou
prioritu a mě to pak mate. Zapomínám závorky :-(
ced
Dne 10.4.2013 16:37, Jan Waclawek napsal(a):
> Este pre zaujimavost, upravil som tie zapisy na port tak, aby to
> read-modify-write nerobil hardware v GPIO, ale medzikus medzi procesorom a
> AHB ktory robi bit-banding: http://www.efton.sk/STM32/r_bb.png (pridal som
> do http://www.efton.sk/STM32/r.c takze si ho treba reloadnut).
>
> Je vidiet, ze ten read-modify-write trva, takze nasledkom prveho zapisu,
> ktorym sa nastavuje vystup PA2 do jednicky (medzi prvym a druhym SEV) to
> waitstatne procesor niekde okolo toho druheho zapisu, t.j. medzi druhym a
> tretim SEV.
>
> wek
>
> _______________________________________________
> HW-list mailing list - sponsored by www.HW.cz
> Hw-list na list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
Další informace o konferenci Hw-list