ARM- interrupt/event

Jan Waclawek konfera na efton.sk
Středa Duben 10 16:37:23 CEST 2013


Este pre zaujimavost, upravil som tie zapisy na port tak, aby to
read-modify-write nerobil hardware v GPIO, ale medzikus medzi procesorom a
AHB ktory robi bit-banding: http://www.efton.sk/STM32/r_bb.png (pridal som
do http://www.efton.sk/STM32/r.c takze si ho treba reloadnut).

Je vidiet, ze ten read-modify-write trva, takze nasledkom prveho zapisu,
ktorym sa nastavuje vystup PA2 do jednicky (medzi prvym a druhym SEV) to
waitstatne procesor niekde okolo toho druheho zapisu, t.j. medzi druhym a
tretim SEV.

wek



Další informace o konferenci Hw-list