ADC
Daniel Valuch
daniel.valuch na orange.fr
Úterý Září 21 19:21:44 CEST 2010
mno...
na vstupe je 1M rezistor
pri sirke pasma 10kHz dostanete tepelny sum 12.7uVRMS, tento nie je
nijak pasmovo limitovany a dostane sa az do prevodnika.
dalej nasleduje transil, tam sum v datasheete neuvadazaju, pokial bude
na nom napatie urcite prispeje
operak ma
OUTPUT VOLTAGE NOISE(4) RTO
f = 0.1Hz to 10Hz 10 μVPP
f = 10kHz 30 nV/√Hz
zdroj referencneho napatia ma podla datasheetu
3uVpp/V t.j. 15uVpp v pasme do 10Hz
Konecne sa dostavame ku AD prevodniku:
1LSB vam vychadza na 5/(2^24) ~0.298uV
v datasheete ale pisu ze sum je 4uVRMS Noise (High-Resolution Mode), to
je hned 13 binov, t.j. takmer 4 bity dole. V high speed mode je sum
zhruba 4x vyssi, takze dalsie 2 bity dole.
To je v high resolution mode a este ste nepripojili na vstup vobec nic.
Takze dostat z toho 19 platnych bitov ak bolo vsetko co je nakreslene na
scheme pripojene je celkom uspech :-)
b.
On 21-Sep-10 09:40, Lubos Medovarsky wrote:
>
>
> http://accelera-networks.com/files/ads1225/ADC_ADS1225-sch.pdf
>
> http://accelera-networks.com/files/ads1225/ADC_ADS1225-top.pdf
> http://accelera-networks.com/files/ads1225/ADC_ADS1225-btm.pdf
>
> http://accelera-networks.com/files/ads1225/20100921_001.jpg
> http://accelera-networks.com/files/ads1225/20100921_002.jpg
>
>
> Lubos
>
Další informace o konferenci Hw-list