Proudova pojistka u H mustku

Glajc Pavel pavel.glajc@del.cz
Středa Listopad 22 09:24:03 CET 2006


Nejrychlejší asi bude:
N FET v emitoru snímací odpor, aby při vypínacím proudu udělal 0,6V
z emitoru fetu přes 100ohm do báze NPN a kolektoru PNP
emitor NPN na zem
druhý konec snímacího odporu rovněž na zem
kolektor NPN s bází PNP
mezi bázi a emitor PNP 10kohm
emitor PNP na gate FETu
gate FETu přes 1kohm na buzení ve Vašem případě výstup operáku
fajnšmekři mohou doplnit i kompenzovaný dělič před gate FETu - lepší hrany
Pavel Glajc

----- Original Message -----
From: Petr Zbránek
[mailto:petr.zbranek@ksprogram.cz]
To: 'HW-news'
[mailto:hw-list@list.hw.cz]
Sent: Wed, 22 Nov 2006 08:45:31 +0100
Subject:
RE: Proudova pojistka  u H mustku


> Mohl bych poprosit o to schéma?
> Díky, PZ
> 
> >Mně se osvědčuje zapojení tzv. rychlého tyristoru, který už
> >leta dělám za dvou tranzistoru PNP a NPN otevíraného ze
> >snímacího odporu v emitoru FETu. Ten na zbytek periody
> >zkratuje budicí signál. Při skončení budicího pulsu vypne
> >tyristor - není na něm napětí, při novém nárustu proudu nad
> >povolenou mez zase zapne a zkratuje buzení.
> >Zkratový proud trvá podle součástek tak do 1us. Na tuhle dobu
> >musí být neaktivní PC zdroj.
> >Pokud to není jasné pošlu schéma.
> >Pavel Glajc
> 
> 
> _______________________________________________
> HW-list mailing list  -  sponsored by www.HW.cz
> Hw-list@list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
> 



Další informace o konferenci Hw-list