VGA tester
MK
info@mcu.cz
Pátek Květen 6 12:00:50 CEST 2005
> O tom ja nediskutuju, to je vec navrhu obvodu s CPU/CPLD/nevimcim a to
> neni moje parketa. Smaozrejme cim vic je toho nastavitelneho, tim lepe
> (jo, vcetne sirek sync. pulsu - ale nejen to, mozna i parametry "front
> porch" a "back porch", ktere udavaji posun sync. pulsu od
> aktivni/zatemnovaci casti radku/snimku atd.). Jinak se to samozrejme
> dela tak, ze se uzivatelsky predem definuji jednotlive frekvencni mody a
> mezi temi se pak prepina - "plynula" realtime zmena v ramci beziciho
> jednoho modu je az dalsi stupen a neni zcela nezbytna (i kdyz by pro
> ruzne ucely mohla byt uzitecna).
>
> Vezmu-li tohle vsechno v potaz, vznikne z toho sileny projekt, v ramci
> diplomky asi nerealizovatelny To by na tom ten clovek musel pracovat tak
> od prvaku... Sam jsem kdysi takto delal diplomku, ktera byla smesici
> teorie polovodicu/aplikovane elektroniky/strojariny/programovani a
> ackoliv me to bavilo, tak vim, ze to byl docela zaber.
>
> Dotaz byl puvodne zameren asi trochu nekam jinam a ja jsem taky napsal,
> ze reseni bych videl zhruba asi na urovni te ruske konstrukce s tim, ze
> by to mohlo mit nektera rozsireni. Mam-li byt konkretni, tak bych to
> videl na moznost zmeny nekolika "pevne zadratovanych" frekvencnich modu
> v ramci jednoho testovaciho obrazce. Nemam ale vubec tuseni, zda se to
> da realizovat v ramci jednoho PICu, jak to bylo zrejme mysleno.
Aha, tak to jsme si ale vubec nerozumneli, ja nabyl presvedceni, ze jsi
se rozepsal o tom "co by bylo uzitecne" a ne o rozsahu diplomky :-((
Ale jinak to vubec nemusi byt sileny a komplikovany projekt :-)))
Ono se v podstate jedna jen o par prednastavitelnych citacu a posuvnych
registru generujicich synchronizaci a kombinacni logiku, ktera na zaklade
techto citacu generuje vlastni obrazec na monitoru.
Osobne bych to spis videl na to CPLD, kde se vse necha pohodlne udelat
bez ztraty kyticky, a maly jednocip, ktery se postara o ovladani a pripadne
zobrazeni stavu
Tak nejak je jednodussi vyjit z maximalistickeho reseni a orezavat funkce,
na vlastni slozitosti designu v CPLD se to nijak zvlast neprojevi.
S pozdravem
MK
Další informace o konferenci Hw-list