Jiny pristup k adresovani u MCU/CPU

Danhard danhard@volny.cz
Pondělí Duben 18 18:27:00 CEST 2005


Jeste v jedne aplikaci jsem pouzil genrator psedonahodne sekvence z SR a EXOR :
Dlouhe digitalni zpozdeni realizovane DRAM 41256, na adresovani jsem pouzil 2x 74164 a 7486 na zpetnou vazbu na generovani sekvence.
Multiplexer adres nebyl, proste se braly adresy z kazdeho druheho vystupu SR, a prepnuti adresy zaridil ten jeden shift.

U takovych aplikaci to snad melo smysl, ale jestli budes na nejake programovatelne logice realizovat Tvuj procesor, tak je uplne jedno, jestli tam budes mit prednastavitelny shifter, nebo prednastavitelny citac, zabere to v podstate stejne.

Danhard

  Tedy Jirko, ty jsi exot :o))
  Kdysi jsem tak delal generaci "mikroporgramu" slozeneho z MH74164 a MH74S287, 1 bit delal psedonahodnou sekvenci a 3 bity (pripadne dalsi paralelni EPROM) byly funkcni vystupy.  Mel jsem i napsany generator libovolne delky cyklicke sekvence.
------------- další část ---------------
HTML příloha byla odstraněna...
URL: http://list.hw.cz/pipermail/hw-list/attachments/20050418/2b069398/attachment-0001.htm 


Další informace o konferenci Hw-list