Dlhy synchronny citac

Daniel Valuch balu na k-net.fr
Pondělí Srpen 26 13:23:49 CEST 2024


ano, bit sa ma otocit aj jednym aj druhym smerom. Inak by to napocitalo 
len raz. Vravel som empiricky... Vyskusal som jednym smerom a fungovalo 
to aj druhym smerom. Uloha splnena :-)

Pripravok je do prace, nie do skoly. Tu su dvojvrstvove dosky prilis 
draha zalezitost. Hodina prace inziniera stoji viac ako rozdiel medzi 2 
vrstvami a 4 vrstvami. Ak sa niecoho vyraba do desiatok kusov, je 
lacnejsie to mat dobre na prvy krat ako sa dva tyzdne drbat zistovanim 
preco to nefunguje.

A na skole sa v ramci predmetu EMC plosne spoje nespominaju ulne ze 
vobec. 8 z 10 studentov, ktori ukoncili bakalrske studium nema o tom co 
je plosny spoj predstavu.

Ale k tym 2 alebo 4 vrstvam. Aj na styroch sa to da dokurvit. Kazdy dava 
gnd a vcc plochy do vnutra a signaly vedie na vrchnej a spodnej strane. 
Ale z hladiska signalovej integrity je vyrazne lepsie dat signaly na 
vrchnu vrstvu a vrstvu hned pod nou a az potom zem a napajanie. To chcem 
tiez ukazat, rovnaky navrh na 4 vrstvach, ale dve varianty.

Ano, cakal som ze 6 vstupov pripojenych na 1 vzbudi frfl :-) Ale vsetky 
bloky budu rovnake a budu pouzite rovnake suciastky. Bude to maximalne 4 
kusy, podla toho kolko dobrovolnikov na navrh zozenie. Ked budem 
objednavat suciastky spocitam kolko by stala verzia s 2-vstupovym AND, 
4-vstupovym AND a 8 vstupovym NAND. Podla mna bude aspon o 38 centov 
drahsia :-)

b.


On 26/08/2024 12:34, Jan Waclawek wrote:
>> Ano, je tam dlha look-forward logika, ktora zabezpeci synchronnost a
>> rychlost. Retazene konstrukcie nie su uplne vhodne lebo bit musi
>> prebublat cez vela hradiel a je to rovnako pomale ako klasicky ripple
>> counter. Bublajuci...
> Urcite to nie je *rovnako* pomale, jedno D je najmenej 3x pomalsie ako
> jedno hradlo (bo vnutri v nom su najmenej 3 kaskadovane hradla... no,
> mozno len dve, nechce sa mi nad tym zamyslat... ale princip je ten isty).
>
>> U obvodu sa ocakava aj realizacia, ma to byt pripravok na predvedenie
>> elektromagnetickeho vyzarovania digitalneho obvodu pre roznu kvalitu
>> navrhu plosneho spoja. Realizacia z diskretnych hradiel a podla moznosti
>> co najviac puzdier.
> [...]
>> Este musim zo schemy odstranit blokovacie kondenzatory a dam to navrhnut
>> niekolkym studentom. S poznamkou aby pouzili 2, alebo 4 vrstvy a nech do
>> schemy pridaju co uznaju za vhodne :-)
> ... napr. spread-spectrum rozmietac hodin... ;-)
>
> Vychovavas generaciu navrharov, ktori na vsetko pausalne hodia 4 vrstvy bez
> toho, aby presne vedeli, preco. To by v mojom institute nepreslo. Vyzva
> samozrejme je to dobre navrhnut v 2 vrstvach (optimalne v 1).
>
> A ako porovnanie, to iste v jedinom puzdre.
>
> wek
>
> PS.
>> dakujem Jaromirovi, ze sa rano spytal "pre priatela".
> tzv. EoF protokol (e-Mail-Over-a-Friend), [preposielam] je kvalifikovany
> slovensky preklad ;-)
>
> _______________________________________________
> HW-list mailing list  -  sponsored by www.HW.cz
> Hw-list na list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
>




Další informace o konferenci Hw-list