STM32F3 rychlost DMA
Jaroslav Buchta
jaroslav.buchta na hascomp.cz
Pondělí Únor 4 18:29:34 CET 2019
Tak uz jsem zjistil, proc to na minule verzi HW fungovalo - byly
nestastne rozvrzeny kanaly, ADC2 prevadel 4 vstupy a ADC1,3,4 jen po
jednom, 4x ten samy. Takze ADC2 to stihal protoze ma druhou nejvyssi
prioritu a ADC 3,4 to stihly jen obcas ale nemelo se v kruhovem bufferu
co pomichat...
Takze vysvetleno, spokojenost, zase o neco chytrejsi. Doposud jsem si
predstavoval, ze to bude trvat tak max. 4 cykly s jistym paralelismem.
Zbyva to nejak zoptimalizovat, rychlost je docela dulezita. Jina cesta
nez sloucit dvojice ADC a delat 32b přenosy mne nenapada, horsi je, ze
ani to asi nebude s prijatelnou rezervou a asi nejlepsi bude zvetsit cas
S/H na tech 17.5 cyklu, to uz by melo stacit pro 2 prenosy kdyz to stiha
ted 4, navic osetrit pripadne preteceni.
Dne 04.02.2019 v 18:11 Jan Waclawek napsal(a):
> Ano.
>
> V STM32 su dva druhy DMA - jednoportovy v 'F0, 'F1, 'F3, 'L0, 'L1, 'L4,
> 'G0; a dvojportovy s FIFO v 'F2, 'F4, 'F7.
>
> Dokumentacia nie je silna stranka ST.
>
> wek
>
>
> ----- Original Message ---------------
>
> Subject: Re: STM32F3 rychlost DMA
> From: Jaroslav Buchta <jaroslav.buchta na hascomp.cz>
> Date: Mon, 4 Feb 2019 17:57:51 +0100
> To: hw-list na list.hw.cz
>
>> Děkuji za odkaz, než to začnu číst - tato AN je k řadě F1, jsou
>> informace relevantni i pro F3?
>>
>>
>> Dne 04.02.2019 v 17:47 Jan Waclawek napsal(a):
>>> Precitajte si AN2548.
>>>
>>> wek
>>>
> _______________________________________________
> HW-list mailing list - sponsored by www.HW.cz
> Hw-list na list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
Další informace o konferenci Hw-list