PIC16F15323 / ADC / sleep
Jindrich Fucik
fulda na seznam.cz
Středa Srpen 14 14:15:59 CEST 2019
Jo, to podstatné je, že při spícím MCU je časová vzdálenost mezi Q2 (kdy se vzorkuje trigger) a Q4, kdy se spouští ADC velmi blízká nekonečnu (počítanému v milisekundách pochopitelně, protože nekonečno v mikrosekundách je ještě větší).
Takže to je ten důvod proč to nefunguje jak jsem si přál, teď již to vím a asi s tím budu žít.
---------- Původní e-mail ----------
Od: Jan Waclawek <konfera na efton.sk>
Komu: hw-list na list.hw.cz
Datum: 14. 8. 2019 13:28:51
Předmět: Re: PIC16F15323 / ADC / sleep
[preposielam]
Ahoj,
takze ked funguje variant plny chod CPU + ADC retrigerovane TMR2, tak
s tym sleep treba potom tuto poznamku z datasheetu
When a rising edge of the selected source occurs, the GO/DONE bit is
set by hardware.
rozumiet tak, ze ten bit nastavi takt od CPU jednotky.
Resp. v obrazku Figure 20-1 ADC Block diagram
bloky auto conversion triger + GO/DONE, poznamky Q1, Q2, Q4
Tie Q1Q2Q4 generuje jednotka CPU, teda jej oscilator.
Super tak sme to spolu vyriesili a mame zase cosi zosita... Idem sa
venovat zase svojmu dipleju. A p.Vicek snad ten ADC rozchodi tiez.
Prajem pekny den,
A.
_______________________________________________
HW-list mailing list - sponsored by www.HW.cz
Hw-list na list.hw.cz
http://list.hw.cz/mailman/listinfo/hw-list
Další informace o konferenci Hw-list