Ochrana I/O jak spravne resit?

Jaroslav Meduna meduna na mikroklima.cz
Pondělí Duben 15 09:44:54 CEST 2013


Pokud to bude "na stole" s kratkymi vodici, tak to asi muze fungovat i v
teto jednoduche variante a projde to i na EMC. Pokud k tomu povede 10 m
dratu nejakym neznamym svazkem a bude to muset jet pri +55 C, pak se
zapojeni mirne zkomplikuje. Optoclen (optoizolator pro vice vstupu) na
vstupu i se zachovanim zeme je parcialne funkcni reseni, ktere za
predpokladu kvalitne navrzene desky (nejlepe ctyrplat s vyhrazenou zemi)
zamezi pruniku ruseni ze vstupu do zbytku zapojeni. Osobne s timto zapojenim
nemam zadny problem a v okamziku, pokud to tak nekdo resi, chapu kompromisy,
ktere ho k tomu vedou. Pokud uvazujete o vstupu s GO, neni asi problem
udelat take vystup s optickym rele, ktere muze byt jak DC, tak AC a opet
(pokud na tom trvate) si muzete zeme propojit a tezit pouze z bariery na
ridici lince.

BTW, myslim, ze vhodne misto ke GO nemusi byt vzdy mezi CPU a I/O. Nakonec
se muze ukazat, ze to muze byt treba v miste komunikacni linky nebo treba v
miste zdroje. Nebo je to jenom strasak nebo jen modni trened a neni to
potreba vubec. Proto bych zacal identifikaci pozadavku, co od toho vlastne
chcete (tj. napriklad jake ESD, surge, bursts to ma vydrzet) a v jakych
podminkach (kancl, prumysl, auto, ...). JM

-----Original Message-----
From: hw-list-bounces na list.hw.cz [mailto:hw-list-bounces na list.hw.cz] On
Behalf Of RV
Sent: Monday, April 15, 2013 9:03 AM
To: HW-news
Subject: Re: Ochrana I/O jak spravne resit?

No to asi moc nepomuze ne? Jednak si tim omezite dost vyrazne rychlost
sepnuti tranzistoru (coz nekdy muze byt vyhoda, ale musi to prezit treba pri
castejsim spinani) a druhak je otazkou co to muze udelat na strane napajeni
MCU az to napeti ze silove casti projde pres diody na vstupech. 
Minimalne bych tam pridal jeste zenerku - problem je, ze ty na tahle mala
napeti maji hnusne dlouhe to koleno UI takze tam pak stejne musite dat treba
5V1 zenerku.

Asi nejistejsi je to take oddelit optoclenem a gate mosfetu budit ze silove
strany.

Radek Vicek

Dne 15.4.2013 7:50, Pavel Kadečka napsal(a):
>> Jak resit ochranu MCU tak, aby procesor pokud mozno prezil napriklad 
>> i pruzaz spinaciho tranzistoru?
>
> 1) Mezi MCU a tranzistor dát odpor.
Tento e-mail včetně příloh může obsahovat důvěrné informace. Jestliže nejste
zamýšlený adresát tohoto e-mailu, pak jakákoliv forma zveřejnění, tisk,
kopírování, distribuce nebo šíření tohoto e-mailu a připojených příloh je
přísně zakázáno. Pokud obdržíte tento e-mail omylem, oznamte to neprodleně
jeho odesilateli a okamžitě tento e-mail včetně jeho příloh trvale vymažte
ze svého systému. Odesilatel e-mailu neodpovídá za jakoukoliv škodu
způsobenou modifikacemi či zpožděním přenosu e-mailu.

 

This e-mail and any attached files may contain confidential information. If
you are not the intended addressee of this e-mail, you are hereby notified
that any disclosure, printing, copying, distribution or dissemination of
this e-mail and any attached files is strictly prohibited. If you receive
this e-mail in error, please immediately notify the sender and permanently
delete this e-mail and its attachments from your system. The sender of this
e-mail does not accept liability for any damage that may be caused by any
modifications or delay in the transmission of it.

_______________________________________________
HW-list mailing list  -  sponsored by www.HW.cz Hw-list na list.hw.cz
http://list.hw.cz/mailman/listinfo/hw-list



Další informace o konferenci Hw-list