Xilinx FPGA s DDR2
Ondrej
leguanolog na seznam.cz
Čtvrtek Červenec 28 17:02:21 CEST 2011
V tom ze používáte pouze ISE problém rozhodně není. Ovládání toho MIG
není IMO nijak složité. Nejdříve se počká na inicializaci paměti (200
us) a pak se pro zápis pošle příkaz, počká se až nastavení "cmd_ack" a
pak se pošlou v burst data. Pokud přijde žádost o refresh, tak se pošle
příkaz pro refresh a zase se počká na "refresh_done". Xilinx k MIG
dodává i demo design, model DDR a další ukázkové soubory - zkuste se
podívat tam. Nicméně mě přišel pro simulaci vhodnější model paměti od
Micronu (stejně jako jejich datasheet pro pochopení komunikace s DDR
pamětí).
Pokud máte zájem, mohu poslat soubory s "vlnami" do ISImu.
OH
Dne 28.7.2011 10:55, Jan Kral napsal(a):
> Bez Microblaze, vlastni radic vytvaret nechci, ale kdyz jsem se dival do user guide k MIG, tak tam mam nejake veci, kterym zatim nerozumim. Mam na mysli user intterface toho MIGu. Mozna mam problem taky v tom, ze zatim pouzivam pouze ISE.
>
> S pozdravem JK
>
>> Ve spolupraci s Microblaze nebo bez? S MB to staci naklikat v EDK a bez
>> se pouzije MIG, kde se to take jen naklika. Nebo chcete vytvaret
>> vlastni DDR radic?
>>
>> OH
>>
>> Dne 28.7.2011 8:57, Jan Kral napsal(a):
>>> Zdravim,
>>>
>>> nasel by se tady nekdo, kdo by mi mohl poradit s pouzitim pameti DDR2
>> ve spolupraci s xilinxem? Mam vyvojovou desku ML505 a rad bych si
>> vyzkousel nejake zapisy/cteni do DDR2 pameti.
> _______________________________________________
> HW-list mailing list - sponsored by www.HW.cz
> Hw-list na list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
>
Další informace o konferenci Hw-list