LRC metr?

Ondrej leguanolog@seznam.cz
Středa Září 23 09:00:05 CEST 2009


Vzorkovací torém platí a to že se "intuitivně" tomu spousta lidí nevěří 
na to nic nemění. Obecně jsem slyšel, že u DDS je sice max. možný 
generovaný kmitočet 1/2 vzorkovacího, ale v praxi takový filtr nejde moc 
navrhnout, takže se jako maximum bere 30% (pro malé frekvence možná 
40%)  vzorkovacího a to podle toho dema vygenerovat normálně jde. Ale 
chce si to pohrát s nastavením toho filtru.

OH

k.novo napsal(a):
> To je pravda, ale pokud pouzijete treba zde zminenou AD9832 tak na 100kHz vygeneruje pravou sin s hoodne body, koneckoncu 
> novy web analogu, krome rady veci, ktere vubec nefunguji obsahuje i na labview postaveny tools pro DDS.Dtaci se mrknout co leze na z tohoto IC na 12MHz a co na 100kHz, sinus je jen jedno :-)
> http://designtools.analog.com/dtDDSWeb/dtDDSMain.aspx
>
> KN
>
>
>
>   
>> DDS také při vyšších kmitočtech jsou na 4 bodech, někdy i na třech.
>>     
>
> Záleží na následném rekonstrukčním filtru. Je ale nutné aby byla konstantní
> vzorkovací frekvence.
>
> (stejně lze uvažovat generovanou frekvenci tak do 20kHz, maximálně 50 kHz.
> Výše by byla analogová část značný oříšek)
>
> Zdeněk
>
> 2009/9/22 k.novo <k.novo@seznam.cz>
>
>   
>> Mozne je vsechno, lae pokud chcem signal generovat MCU tak budeme s beznymi
>> MCU tezko realizovat sin 100kHz.
>> tusim, ze Nyquist theorem rika, ze max. frekvence < 0.5 samplovaci
>> frekvence. Pri dvou bodech asi sin bude vse jen ne dokonaly, tzn. pro nase
>> merici ucely to chce minimalne tolik bodu kolik bude mit naskedny ADC, Muj
>> osobni odhad 10 a to jsme na 1Msps , coz je pro bezny MCU bez hw podpory sw
>> obtizne realizovatelne.
>>
>> KN
>>
>>     
>>> Dobrý den,
>>>       
>> Určitě ano, sám mám několik teoretických návrhů RLC můstků.
>>
>> Princip je jasný, co jsem řešil byl parazitní fázový posuv snímacích OZ
>> kterými prochází
>> signál proudu a napětí.(aby nebyla nutná kalibrace při změně kmitočtu)
>> U OZ jsem uvažoval o levném LM318 a na vstupu o OPA350.
>>
>> Zdeněk
>>
>> 2009/9/22 Dolnsky Pavel <p.dolnsky@atlas.cz>
>>
>>     
>>> A nebylo by mozne generovat signal primo procesorem, to pak mete veskere
>>> informace a jeste usetrite za extrni DDS?
>>> Pavel
>>>       
>>>> Aha, no nejsem specialista na DDS, tak jsem zil v presvedceni, ze kdyz
>>>>         
>>> uz mam DDS, tak je faze nejak pevne svazana se vstupnima hodinama.
>>> Letmim nahledem do DS se zda, ze pro zde uvadeni AD9832 to asi tak
>>> upne neplati. Nicmene treba AD5930 ma primo synchronizacni vystupy,
>>> takze tam by to "znam" nemelo cinit problem.
>>> S pozdravem Pavel
>>> mailto:gatilo + zavinac + centrum.cz
>>> --
>>>       
>> _______________________________________________
>> HW-list mailing list  -  sponsored by www.HW.cz
>> Hw-list@list.hw.cz
>> http://list.hw.cz/mailman/listinfo/hw-list
>>
>>     
> ------------- další část ---------------
> HTML příloha byla odstraněna...
> URL: http://list.hw.cz/pipermail/hw-list/attachments/20090922/330d3969/attachment.htm 
>
> _______________________________________________
> HW-list mailing list  -  sponsored by www.HW.cz
> Hw-list@list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
>
>   

-- 
Jabber: Iguaner@jabber.cz
ICQ: 122712466

---------------------------------------------------
|                                                 |
|       IKORAS - My home-made MP3 player          |
|       http://ikoras.iglu.cz                     |
|                                                 |
--------------------------------------------------- 




Další informace o konferenci Hw-list