CPLD, FPGA vubec nic o tom nevim
Richard Kaliciak
hw.kaliciak@stonline.sk
Středa Březen 11 13:04:35 CET 2009
Dobry den,
u XC9500 plati, ze 9536 ma 36 buniek a na jeden bit citaca alebo
registra potrebujete jednu bunku. Takze na 32 bitovy citac sa spotrebuje
32 buniek, ostanu este 4. Tie 4 by sa dali pouzit na nejaky jednoduchy
stavovy automat pre vycitanie tych 32 bitov, hmm, ale to je malo, treba
aspon 5.
Pre experimenty je lepsie vziat väcsi obvod, vzdy vas napadnu nejake
rozsirenia.
Richard Kaliciak
j.Krajinka@seznam.cz schrieb:
> Par dalsich dotazu.
>
> 1. Porad nemam predstavu o spotrebe budek, jaka je asi spotreba na citac 32bit a k tomu 32bitovy registr vycitatelny seriove?
> 2. Xilinx tvrdi, ze ma i u XC95xxxx rady 5ns verze, lae TME je nevede, kam se v CR na tyto obvody v kusovce chodi?
>
>
> Jeste jednou vsem dekuji
>
> Jirka
>
>
> _______________________________________________
> HW-list mailing list - sponsored by www.HW.cz
> Hw-list@list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
Další informace o konferenci Hw-list