OT timery u AVR
Jan Kral
kral@fortech.cz
Čtvrtek Prosinec 4 23:30:49 CET 2008
Jestli ta rada nebyla myslena tak, ze by se privedl hodinovy signal pres hradlo a hradlovalo se to tim impulsem. Citac by se pouzil uz ten uvnitr procesoru a hradlovaci impuls by se mohl privest soucasne na ICP nohu nebo jakekoliv jine preruseni. Pak by se hodnota cetla primo z citace.
S pozdravem JK
> Aj toto sme zvazovali. Clock je dostupny - trebars rovno
> vystup oscilatora toho jednocipu - avsak kremik navyse je
> dost vazna vec - 16 bitov citac, hradlo, naviac sa ukazuje,
> ze aj medzery medzi pulzami mozu byt dost kratke, a kedze
> precitat 16 bitov zvonka, ak nechce clovek minut 2 kompletne
> porty, trva trocha dlhsie, tak aj nejaky latch, shift, mozno
> nejaka logika v tom hradlovani... Ja viem, ze je aj (C)PLD,
> ale to uz nie je z drogerie za pat patdesiat, a co je horsie,
> je vopruz s programovanim, aj tym vyvojaraskym (nie sme na to
> zariadeni), aj s tym vyrobnym. On tam ten kremik aj tak bude
> musiet byt, lebo tych meranych vstupov je viac.
>
> Pritom ak by ten gate bol zabudovany, to je par mikrometrov
> stvorcovych naviac, tri riadky v tom VHDL zdrojaku AVRka, a 3
> riadky dokumentacie - to cloveka nastve.
>
> Ale ako som uz pisal, riesenie existuje, chytat jednu hranu
> jednym citacom a druhu druhym; dufam, ze sa pocas
> programovania neukaze, ze budem nutne potrebovat jeden z tych
> 16-bitovych citacov. Potrebujem "citat" PWMku s rozlisenim
> 1us v rozsahu 12 bitov (t.j. perioda je 4096us).
>
> wek
>
> PS. Nevie niekto z fleku povedat, aka najvyssia frekvencia
> (so striedou 1:1) sa da ziskat na nejakom pine? Na rozdiel od
> inputu do timera je ten output zlozitejsi nez sa mi chce
> skumat.... Dakujem.
__________ Informace od ESET NOD32 Antivirus, verze databaze 3664 (20081204) __________
Tuto zpravu proveril ESET NOD32 Antivirus.
http://www.eset.cz
Další informace o konferenci Hw-list