Vyber CPLD
Daniel Valuch
daniel.valuch@wanadoo.fr
Úterý Leden 17 17:02:59 CET 2006
To je celkom dobre vediet :-)
Navrh je z principu taky, ze sa da rozdelit na dve polovicne identicke
CPLD, akurat vystupny bit je OR z oboch kanalov. FPGA do tejto aplikacie
nechceme davat. Tak skusim zistit ci ceny medzicasom neklesli a ked nie
tak pouzijem dve CPLD na jednej doske.
Dik za info...
b.
Milan wrote:
>Problem s CPLD je ten, ze velke kusy a 512 makrobuniek je velke CPLD, su
>neunosne drahe a obcas je problem s dodanim. Niekedy som si robil drobnu
>uvahu a zistil som ze pre navrhy nad 256 makrobuniek je ovela efektivnejsie
>pouzit male FPGA, kde za rovnaku cenu /aj s potrebnou FLASH/ su ovela vacsie
>moznosti.
>Ak neexistuje nejaky limitujuci faktor, napr. rozmery, urcite by som volil
>maly SPARTAN2+FLASH...
>XC2S30->972 log. buniek+RAM+...+... ... aj s FLASH za tu istu cenu, resp
>lacnejsie ako rodina XPLA3 vo velkosti nad 256 makrobuniek.
>Rodina 95 bude lacnejsia ako XPLA3 ale plati to iste.
>
>Pre ilustraciu rok stara ponuka:
>
>XCR3064XL-7 VQ100C 2ks 7,06 USD/ks
>1T.
>XCR3128XL-7 VQ100C 2ks 12,64 USD/ks
>cca 3T.
>XCR3256XL-7 PQ208C 2ks 29,92 USD/ks
>1T.
>XCR3384XL-7 PQ208C 2ks 81,3 USD/ks
>1T.
>
>Ale tieto inf. platia iba pre Xilinx, s Alterou, MACHom...nemam skusenosti.
>
>
>
>
>Milan
>
>
Další informace o konferenci Hw-list