Princip monitoru
Milan MCM
magixe@volny.cz
Čtvrtek Duben 21 12:53:25 CEST 2005
Zdravím konferu , potřeboval bych najít nějakou dobrou duši co by mě
vysvětlila polopatě a česky o:))
Princip přenosu dat v LCD monitoru. - obecně co by začátečníkovi
Je tam DVI převodníček z kterého leze R G B v 8bit provedení
dále DE signal řikající zde jde o DATA či BLANK
pak VSYNC a HSYNC
Potřeboval bych popsat jak proběhne chronologicky za sebou vykreslení
jednoho celého snímku.
Jaký sled činností těchto DAT .
Děkuji ..
Milan
Z DS jsem vytáhl toto
TFP403
Three TMDS channels are used to receive RGB pixel data during active
display time, DE = high. The same three
channels also receive control signals, HSYNC, VSYNC, and user defined
control signals CTL[2:1]. These
control signals are received during inactive display or blanking-time.
Blanking-time is when DE = low. The
following table maps the received input data to appropriate TMDS input
channel in a DVI compliant system.
RECEIVED PIXEL DATA
ACTIVE DISPLAY DE = HIGH INPUT CHANNEL
OUTPUT PINS
(VALID FOR DE = HIGH)
Red[7:0] Channel – 2 (Rx2 ±) QE[23:16] QO[23:16]
Green[7:0] Channel – 1 (Rx1 ±) QE[15:8] QO[15:8]
Blue[7:0] Channel – 0 (Rx0 ±) QE[7:0] QO[7:0]
RECEIVED CONTROL DATA
BLANKING DE = LOW INPUT CHANNEL
OUTPUT PINS
(VALID FOR DE = LOW)
CTL[3:2] (see Note 7) Channel – 2 (Rx2 ±) CTL2
CTL[1: 0] (see Note 7) Channel – 1 (Rx1 ±) CTL1
HSYNC, VSYNC Channel – 0 (Rx0 ±) HSYNC, VSYNC
Další informace o konferenci Hw-list