jeden SIMM ze dvou
"Pavel Staněk" @regina.gin.cz
"Pavel Staněk"
Středa Březen 17 12:05:37 CET 2004
----- Původní dopis -----
>Kdyz v mainboardu jsou jen dve pozice na SIMM, a chci tam nacpat ctyri
>moduly, slo by teoreticky sparovat dva a dva? Propojil bych vsechny piny,
>jenom posledni adresovej bych hodil na ten dalsi.
>Napriklad posledni adresovy u 4MB je tusim A11.
>Takze z jednoho SIMMu by vedl A11 do A11 na boardu.
>U druheho SIMMu by vedl A11 na A12 na boardu.
>Ma cenu se s tim pajet (cca 72 dratku) - fungovalo by to?
>Diky Pavel.
No tak to ani nahodou!!!! To bys je rovnou odpalil....
Uvjedom si ze adresaci neovlivnujes zda je vystup aktivni ci ne to dela chip select....
Takze to tam bude chtit udelat nejakou logiku, ridici podle nejvyzsiho bitu bude ovlivnovat s kterou pameti to bude pracovat.
Navic simm nema primo neco jako chip select tedy by si aby musel datove piny multiplexovat aby to chodilo....
30p.simm:
Pin Name Description
1 VCC +5 VDC
2 /CAS Column Address Strobe
3 DQ0 Data 0
4 A0 Address 0
5 A1 Address 1
6 DQ1 Data 1
7 A2 Address 2
8 A3 Address 3
9 GND Ground
10 DQ2 Data 2
11 A4 Address 4
12 A5 Address 5
13 DQ3 Data 3
14 A6 Address 6
15 A7 Address 7
16 DQ4 Data 4
17 A8 Address 8
18 A9 Address 9
19 A10 Address 10
20 DQ5 Data 5
21 /WE Write Enable
22 GND Ground
23 DQ6 Data 6
24 A11 Address 11
25 DQ7 Data 7
26 QP Data Parity Out
27 /RAS Row Address Strobe
28 /CASP Something Parity ????
29 DP Data Parity In
30 VCC +5 VDC
Note: SIMM above is a 4MBx9.
QP & DP is N/C on SIMMs without parity.
A9 is N/C on 256kB.
A10 is N/C on 256kB & 1MB. A11 is N/C on 256kB, 1MB & 4MB.
Information from The Hardware Book
Takze musis ovlivnovat tyto ridici signaly:
2 /CAS Column Address Strobe
21 /WE Write Enable
27 /RAS Row Address Strobe
A kdybych to mnel udelat ja tak bych si napred prostudoval komunikacni a casove schemata.
Jestli bys chtel detalneji popsat jak se smeji pospojovavat pameti pro rozsireni kapacity/sirky slova
tak mailni neco bych doma vystrachal
Pavel
Další informace o konferenci Hw-list