Interfacing Ext.DataMem to '51???
Zdenek Hanak jr.
hanak
Středa Březen 17 11:53:47 CET 2004
Zakladnim nedostakem Vaseho schematu je snaha nekam pripojit CS te pameti SRAM.
Signal PSEN jde do 0 pouze pri cteni z pameti programu. Externi RAM je rizena pouze
siganly RD a WR. Pin CS pameti SRAM se zpravidla uzemni nebo se vyuzije na prechod
pameti do rezimu snizene spotreby.
Ja mam odzkousene zapojeni ALE do LE a OE trvale na GND. Kdyz se divam
na Vase zapojeni ALE, nejsem si jist. Mozna ze ma nekdo zkusenosti s takovym
zapojenim.
Zdenek Hanak jr., hanak@manes.skm.vutbr.cz
Student: Faculty of Electrical Engineering and Computer Science, Brno University of Technology
Representative of company: DOT, Na drahach 814, 686 04 Kunovice, Czech Republic
dot@hitech.cz, http://dot.hitech.cz/, MaR Solution Provider
> Zdravim!
> Mozna ze je to blbej dotaz,ale bude takto externi data memory pripojena spravne?
> Jde mi o ridici signaly. ALE a /PSEN.
> Predem Diky Pavel
>
> PS:Jsem z toho zmatenej,protoze dle datasheetu 89C51 jde /PSEN behem write a read cyklu do ext. data mem. do 1.(Nebo jsem blbej ja a Atmel tim mysli jeho aktivaci?)V pripade ze by se /PSEN behem W/R cyklu daval do 1,stacilo by tam dat 7406 pro aktivaci
> /CS???
>
> PS1:Nic dalsiho pripojeno nebude.
>
>
> '51 +5V pamet
> - 74373 | SRAM
> | ________ | _________________
> | ALE ----------- 1|/OE LE |11---- | |
> | | | | |
> | | | | |
> | | | | |
> | | | | |
> | | | | |
> | --------------- | |
> | | |
> | | |
> | /PSEN ------------------------------------------------ | /CS |
> | /WR -------------------------------------------------- | /WR |
> | /RD -------------------------------------------------- | /OE |
> | | |
> | ---------------------------
> |
> |
> -
>
Další informace o konferenci Hw-list