<html><body><div>Zaskrtavatka jsou na zvoleni dane funkce v konfiguraci GPIO, ostatni piny zustanou v defaultni konfiguraci. Pak je samozrejme nutne nastavit i prislusnou periferii aby to fungovalo...</div><div><br></div><div>Pro konfigurator je to takovy prilepek navic se kterym se davno v zacatcich tak uplne nepocitalo. S prichodem 20 pin a pak 8 pin pouzder bylo nutne nejak resit pritomnost vice AF na pouzdre a zvolene reseni spociva v paralelnim vyvedeni vice pinu z kremiku na jeden fyzicky pin pouzdra.</div><div><br></div><div>Pri manualni konfiguraci se s tim da delat podstatne vic - napriklad nastavit vice aktivnich vystupu a trosku vylepsit proudovou zatizitelnost pinu. Nebo kombinovat nastaveni ruznych AF.</div><div><br></div><span style="color:rgb(0,51,153)">ViP /spoluator STM32G0/</span><br><br>-- <br>-----------------------------------------<br>Pokud máte zájem, navštivte naši stránku o mašinkách - http://www.pojezdy.eu<br><br><aside>
---------- Původní e-mail ----------<br>
Od: Jaroslav Buchta <jaroslav.buchta@hascomp.cz><br>
Komu: HW-news <hw-list@list.hw.cz><br>
Datum: 5. 5. 2022 14:03:23<br>
Předmět: Re: STM32G041F sdilene piny
</aside><br><blockquote data-email="jaroslav.buchta@hascomp.cz">Dekuji, tak nejak jsem to tusil, jen v tom pripade nechapu, na co jsou 
<br>zaskrtavatka v konfiguratoru.
<br>Zkousel jsem porovnat zdrojaky s/bez zaskrtnuti a zadna zmena krome ioc 
<br>souboru.
<br>Jina vec je s piny PA11[PA9] a PA12[PA10] kere to nejakou funkci opravdu 
<br>prepina.
<br>
<br>Dne 05.05.2022 v 13:58 Tomas Dresler napsal(a):
<br>> Na urovni pouzdra jsou ty piny sbondovane dohromady (fyzicky spojene). 
<br>> Z toho vyplyva, ze lze efektivne vyuzit jedinou funkci z jedineho pinu 
<br>> (Pxy), aby to (vetsinou) davalo smysl.
<br>>
<br>> Je to ulitba volbe Alternate Function z ruznych pinu na malickem pouzdre.
<br>>
<br>> Tomas /byvaly ST MCU support/
<br>>
<br>> On 2022-05-05 13:54, Jaroslav Buchta wrote:
<br>>> Zkousim pouzit tento MCU a narazil jsem na zahadu - nektere piny u
<br>>> malych pouzder jsou sdruzene, napr. pin 20 by mel byt PB3/PB4/PB5/PB6
<br>>>
<br>>> Nemohu prijit na to, jak se dana funkce zvoli, v konfiguratoru jsou
<br>>> pro pin 4 sloupce a jde vybrat cokoli. Projevi se to jen jako normalni
<br>>> nstaveni GPIO ve zdrojaku, pokud jsem neco neprehlednul.
<br>>>
<br>>> Pak jsou jeste nejaka zaskrtvatka v SYS, ale to uz nema na zdrojak
<br>>> zadny vliv a navic jsou piny pojmenovany i spatne proti DS
<br>>>
<br>>> Tusi nekdo, jak to funguje? V DS ani RM jsem o tom nic nenasel.
<br>>> _______________________________________________
<br>>> HW-list mailing list  -  sponsored by www.HW.cz
<br>>> Hw-list@list.hw.cz
<br>>> http://list.hw.cz/mailman/listinfo/hw-list
<br>
<br>
<br>_______________________________________________
<br>HW-list mailing list  -  sponsored by www.HW.cz
<br>Hw-list@list.hw.cz
<br>http://list.hw.cz/mailman/listinfo/hw-list
<br></blockquote></body></html>