<div dir="ltr">Tak už to netlačte na krev a dejte vydělat místním lidem......<div><br></div><div>Martin<br><div class="gmail_extra"><br><div class="gmail_quote">Dne 12. července 2018 10:28 Libor Konečný <span dir="ltr"><<a href="mailto:support@mikrovlny.cz" target="_blank">support@mikrovlny.cz</a>></span> napsal(a):<br><blockquote class="gmail_quote" style="margin:0 0 0 .8ex;border-left:1px #ccc solid;padding-left:1ex">
  
    
  
  <div text="#000000" bgcolor="#FFFFFF">
    Dobry den vsem<br>
    Tak jsem poslal dalsi 3 designy a to nejen allpcb ale jeste i
    dalsimu.<br>
    na vsech jsem mel outline pri puvodnim navrhu,  tedy outlines (layer
    dimensions) jsem vsechny smazal, med se rozlela dale, misto
    dimensions jsem  pouzil toprestrict a botresctrict pro zachovani
    puvodniho motivu a odstupu rozlite medi od okraju.<br>
    Dalsi verze byla bez MILL vrstvy.<br>
    Posledni byla z rozlitou zemi po celem plosnaku, stalo to velke
    mnozstvi casu a vysledek je ten, ze cinan  stale mele svoji a
    pozaduje dvakrat vyssi castku.<br>
    Maji vzdy min 5 ks, ale pro velky prototyp panel je to zbytecne,
    staci mi max 2, tedy vyplati se to delat v CR.<br>
    Mate jeste tip na jine cinany ?<br>
    Zkousel jsem s drazsim vysledkem <span><span style="font-size:13px;font-family:Arial;line-height:1.5"><span style="font-size:14px"><font color="#003366">take jsdpcb
            com  a  </font></span></span></span><span><span style="font-size:13px;font-family:Arial;line-height:1.5"><span style="font-size:14px"><font color="#003366"><a href="mailto:lilyyang@jlcpcb.com" style="color:#1da1db;text-decoration:none;font-weight:normal;font-size:14px" target="_blank">jlcpcb.com</a><br>
            <br>
            Libor</font></span> </span></span><br></div></blockquote></div><br></div></div></div>