<html>
<head>
<meta content="text/html; charset=iso-8859-2"
http-equiv="Content-Type">
</head>
<body bgcolor="#FFFFFF" text="#000000">
<div class="moz-cite-prefix">To by davalo smysl, ale tahle rada
myslim zadny hardwired radic nema, to samotne PHY ma take dost
velkou spotrebu logiky. Na ty DDR piny jsou k dispozici take
obecne megafunkce, ktere take seberou 3 registry.<br>
Vcera jsem si hral se simulaci a na rozlozeni vyvodu zda se dost
zalezi, kdyz jsou rozhazene mezi bankami, je tam vyrazny rozdil ve
zpozdeni signalu - neni ta specialita pinu v tom, ze maji nejak
interne zarucenu malou rozdilnost zpozdeni?<br>
<br>
<br>
Dne 3. 3. 2015 v 22:13 Galloth napsal(a):<br>
</div>
<blockquote
cite="mid:CAG5PC5coga5p7cVnr1rWMF-T0TrMRXQ-dvsjBZ-BFzYLg0ge9g@mail.gmail.com"
type="cite">
<div dir="ltr">
<div>Nevím jak na Alteře, ale na Xilinx je to tak, že pokud
chcete připojovat DDR paměti, tak neimplementujete řadič
pamětí pomocí logiky (nebo alespoň ne celý), ale máte k tomu
připravený kus ASICu. No a ten je připojený ke konkrétním
pinům, takže když chcete použít DDR řadič od Xilinx, tak
prostě musíte tu paměť připojit na určené piny. Pokud o DDR
nestojíte, tak tyto piny můžete použít na co chcete jako
standartní IO. Nejedná se ale o nijak "lepší" piny. <br>
<br>
</div>
Honza<br>
</div>
<div class="gmail_extra"><br>
<div class="gmail_quote">Dne 3. března 2015 16:50 Jaroslav
Buchta <span dir="ltr"><<a moz-do-not-send="true"
href="mailto:jaroslav.buchta@hascomp.cz" target="_blank">jaroslav.buchta@hascomp.cz</a>></span>
napsal(a):<br>
<blockquote class="gmail_quote" style="margin:0 0 0
.8ex;border-left:1px #ccc solid;padding-left:1ex">Jak si
hraju s FPGA tak je mi zahadna jedna vec - pochopim, ze
nektere piny jsou hodinove vstupy, nektere vystupy PLL, to
je asi dano vnitrni strukturou kam a jak se pripoji, nektere
diferencialni, to je dano take zapojenim...<br>
Ale jaky vyznam maji piny s funkci DQ a DQS? Je to podle
dokumentace pro pripojeni DDR pameti, megafunkcni blackbox
PHY to ma data a strobe napevno na tyto piny ale jak se
lisi od beznych pinu?<br>
Ten DQS se navic pouziva jen pri vystupu, pri vstupu se jede
na interni hodiny - kalibrovane DLL<br>
Jsou ty I/O obecne nejak rychlejsi, kvalitnejsi, nebo pro
obecne DDR aplikace lze pouzit libovolne piny?<br>
<br>
<br>
---<br>
This email has been checked for viruses by Avast antivirus
software.<br>
<a moz-do-not-send="true" href="http://www.avast.com"
target="_blank">http://www.avast.com</a><br>
<br>
_______________________________________________<br>
HW-list mailing list - sponsored by <a
moz-do-not-send="true" href="http://www.HW.cz"
target="_blank">www.HW.cz</a><br>
<a moz-do-not-send="true" href="mailto:Hw-list@list.hw.cz"
target="_blank">Hw-list@list.hw.cz</a><br>
<a moz-do-not-send="true"
href="http://list.hw.cz/mailman/listinfo/hw-list"
target="_blank">http://list.hw.cz/mailman/listinfo/hw-list</a><br>
</blockquote>
</div>
<br>
</div>
<br>
<fieldset class="mimeAttachmentHeader"></fieldset>
<br>
<pre wrap="">_______________________________________________
HW-list mailing list - sponsored by <a class="moz-txt-link-abbreviated" href="http://www.HW.cz">www.HW.cz</a>
<a class="moz-txt-link-abbreviated" href="mailto:Hw-list@list.hw.cz">Hw-list@list.hw.cz</a>
<a class="moz-txt-link-freetext" href="http://list.hw.cz/mailman/listinfo/hw-list">http://list.hw.cz/mailman/listinfo/hw-list</a>
</pre>
</blockquote>
<br>
<br /><br />
<hr style='border:none; color:#909090; background-color:#B0B0B0; height: 1px; width: 99%;' />
<table style='border-collapse:collapse;border:none;'>
<tr>
<td style='border:none;padding:0px 15px 0px 8px'>
<a href="http://www.avast.com/">
<img border=0 src="http://static.avast.com/emails/avast-mail-stamp.png" />
</a>
</td>
<td>
<p style='color:#3d4d5a; font-family:"Calibri","Verdana","Arial","Helvetica"; font-size:12pt;'>
This email has been checked for viruses by Avast antivirus software.
<br><a href="http://www.avast.com/">www.avast.com</a>
</p>
</td>
</tr>
</table>
<br />
</body>
</html>