Vzhledem k vlivu vzorkovací frekvence a vyšších harmonických bych filtr na výstupu DDS(ať již AD9854 či MCU) dal vždy.<br><br>Může to být například jen několik RC článků za sebou jako v BM591.<br><br>Zdeněk<br><br><div class="gmail_quote">
2009/9/23 k.novo <span dir="ltr"><<a href="mailto:k.novo@seznam.cz">k.novo@seznam.cz</a>></span><br><blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
Predpokladam vystup z AD9854 s vystup z rekonstrukcniho filtru.<br>
Proc ne, pro uplnost <a href="http://designtools.analog.com/dtDDSWeb/dtDDSMain.aspx" target="_blank">http://designtools.analog.com/dtDDSWeb/dtDDSMain.aspx</a><br>
zkuste jak bude vypoadat tech 100kHz bez vystupniho filtru. Je to sinus i bez filtru a to je to jedine o cem je zde rec.<br>
Puvodne to zacalo napadem generovat sinus primo MCU a bez ohledu na filtr / nefiltr 100kHz signal tj. i pri dvou bodech 200kHz tj. 5us respektuve pro MCU s hodinama 25MHz 125 tiku v citaci.<br>
Pricemz to cele to je merici aplikaci, kde do znacme miry jde o jednoduchost a casovou stalost. z toho duvodu je, podle meho lepsi pouzit externi DDS, ktery dokaze na dane dane frekvenci pouzit desitky ci stovky bodu. Zjednoduseje to anologovou cast navrhu,odpada filtr sin. atd.<br>
<font color="#888888"><br>
KN<br>
</font><div><div></div><div class="h5"><br>
<br>
<br>
>porovnejte<br>
toto<br>
<a href="http://dvaluch.web.cern.ch/dvaluch/DDS/AD9854/18a_maly.gif" target="_blank">http://dvaluch.web.cern.ch/dvaluch/DDS/AD9854/18a_maly.gif</a><br>
<br>
a toto<br>
<a href="http://dvaluch.web.cern.ch/dvaluch/DDS/AD9854/18b_maly.gif" target="_blank">http://dvaluch.web.cern.ch/dvaluch/DDS/AD9854/18b_maly.gif</a><br>
<br>
Zdeněk<br>
<br>
2009/9/23 k.novo <<a href="mailto:k.novo@seznam.cz">k.novo@seznam.cz</a>><br>
<br>
> To je pravda, ale pokud pouzijete treba zde zminenou AD9832 tak na 100kHz<br>
> vygeneruje pravou sin s hoodne body, koneckoncu<br>
> novy web analogu, krome rady veci, ktere vubec nefunguji obsahuje i na<br>
> labview postaveny tools pro DDS.Dtaci se mrknout co leze na z tohoto IC na<br>
> 12MHz a co na 100kHz, sinus je jen jedno :-)<br>
> <a href="http://designtools.analog.com/dtDDSWeb/dtDDSMain.aspx" target="_blank">http://designtools.analog.com/dtDDSWeb/dtDDSMain.aspx</a><br>
><br>
> KN<br>
><br>
><br>
><br>
> >DDS také při vyšších kmitočtech jsou na 4 bodech, někdy i na třech.<br>
><br>
> Záleží na následném rekonstrukčním filtru. Je ale nutné aby byla konstantní<br>
> vzorkovací frekvence.<br>
><br>
> (stejně lze uvažovat generovanou frekvenci tak do 20kHz, maximálně 50 kHz.<br>
> Výše by byla analogová část značný oříšek)<br>
><br>
> Zdeněk<br>
><br>
> 2009/9/22 k.novo <<a href="mailto:k.novo@seznam.cz">k.novo@seznam.cz</a>><br>
><br>
> > Mozne je vsechno, lae pokud chcem signal generovat MCU tak budeme s<br>
> beznymi<br>
> > MCU tezko realizovat sin 100kHz.<br>
> > tusim, ze Nyquist theorem rika, ze max. frekvence < 0.5 samplovaci<br>
> > frekvence. Pri dvou bodech asi sin bude vse jen ne dokonaly, tzn. pro<br>
> nase<br>
> > merici ucely to chce minimalne tolik bodu kolik bude mit naskedny ADC,<br>
> Muj<br>
> > osobni odhad 10 a to jsme na 1Msps , coz je pro bezny MCU bez hw podpory<br>
> sw<br>
> > obtizne realizovatelne.<br>
> ><br>
> > KN<br>
> ><br>
> > >Dobrý den,<br>
> ><br>
> > Určitě ano, sám mám několik teoretických návrhů RLC můstků.<br>
> ><br>
> > Princip je jasný, co jsem řešil byl parazitní fázový posuv snímacích OZ<br>
> > kterými prochází<br>
> > signál proudu a napětí.(aby nebyla nutná kalibrace při změně kmitočtu)<br>
> > U OZ jsem uvažoval o levném LM318 a na vstupu o OPA350.<br>
> ><br>
> > Zdeněk<br>
> ><br>
> > 2009/9/22 Dolnsky Pavel <<a href="mailto:p.dolnsky@atlas.cz">p.dolnsky@atlas.cz</a>><br>
> ><br>
> > > A nebylo by mozne generovat signal primo procesorem, to pak mete<br>
> veskere<br>
> > > informace a jeste usetrite za extrni DDS?<br>
> > > Pavel<br>
> > > >Aha, no nejsem specialista na DDS, tak jsem zil v presvedceni, ze kdyz<br>
> > > uz mam DDS, tak je faze nejak pevne svazana se vstupnima hodinama.<br>
> > > Letmim nahledem do DS se zda, ze pro zde uvadeni AD9832 to asi tak<br>
> > > upne neplati. Nicmene treba AD5930 ma primo synchronizacni vystupy,<br>
> > > takze tam by to "znam" nemelo cinit problem.<br>
> > > S pozdravem Pavel<br>
> > > mailto:<a href="mailto:gatilo">gatilo</a> + zavinac + <a href="http://centrum.cz" target="_blank">centrum.cz</a><br>
_______________________________________________<br>
HW-list mailing list - sponsored by <a href="http://www.HW.cz" target="_blank">www.HW.cz</a><br>
<a href="mailto:Hw-list@list.hw.cz">Hw-list@list.hw.cz</a><br>
<a href="http://list.hw.cz/mailman/listinfo/hw-list" target="_blank">http://list.hw.cz/mailman/listinfo/hw-list</a><br>
</div></div></blockquote></div><br>