Tak tady jsou ty prubehy:<br><br>analogove signaly zde:<br><a href="http://cern.ch/belohrad/ads8361_analog_signals.pdf">http://cern.ch/belohrad/ads8361_analog_signals.pdf</a><br><br>C2 je vystup z kalibratoru mereny na zatezovacim odporu 50.77ohmu, tedy zdroj proudu cca 740mA, nabezna hrana cca 20ns<br>
<br>M3 blede modra je mereni primo na referencnim pinu ADC, meritko 50mV/div!! a NENI VIDET ZADNA ZMENA!<br><br>C4 zelena je pouze testovaci vystup ktery je kombinaci M1 a CONVST. Slouzi pro debugovani abych vedel kdy v pulsu presne zacina<br>
konverze hodnoty. Vsimnete si, ze signal je ustaleny MINIMALNE 18us PRED VLASTNI KONVERZI<br><br>M1 okrova je prubeh signalu na B0+ (viz <a href="http://cern.ch/belohrad/scheeema.pdf">http://cern.ch/belohrad/scheeema.pdf</a>)<br>
<br>M2 vinove cervena je zoom signalu M1 v meritku 20mV/div. Vsimnete si, ze signal se pohybuje +cca 25mV, takze o saturovani vstupu nemuze byt ani rec. Napajeci napeti prevodniku je 5.278V (pro rypaly: zkousel jsem i jina, mensi, presne 5V, _bez_ vlivu na hodnotu kterou dostanu po prevodu). Take si vsimnete,ze pri prechodu prevodniku zpet do _sample modu_ dochazi k prevodu naboje z meho 1nF kapacitoru do nyni znovu pripojeneho 15pF kapacitoru. Tim dojde na vstupu ADC k poklesu napeti, ktery je ovsem dorovnan dobijenim pres 470R odpor. Dalsi samplovani nasleduje za 300ms.<br>
<br>Odmerene hodnoty: (pozn. meril jsem osciloskopem, krome C2 u ktereho byl nejmensi rozsah 2V/div jsou vsechny ostatni signaly mereny na rozsahu 20mV/div, tedy relativni informace je v poradku):<br><br>Vc2 = -37.6V<br>Vref=2.492V<br>
Vadc=4.275V<br><br>nactena hodnota z ADC je 0xE083<br>teoreticka hodnota pro 4.275V ma byt 0xDAE1<br>rozdil tech dvou dela 1441 binu, coz odpovida priblizne 109.9mV rozdilu (BIN hodnota je o 109mV VETSI nez ma byt)<br><br>
<br>Co se tyce digitalni komunikace:<br><a href="http://cern.ch/belohrad/ads8361_digital_signals.pdf">http://cern.ch/belohrad/ads8361_digital_signals.pdf</a><br><br>C2 a C4 signaly jsem tam nechal aby bylo videt vztahy techto signalu k analogovym, tedy:<br>
<br>C1 = busy signal z ADC<br>C3 = datovy signal z ADC (zrovna nevim jestli je to B0 nebo A0, neni relevantni pro nas problem)<br>M1 = convst<br>M2 = RD ktery je spojeny s convst<br>M3 = chip select<br>M4 = hodiny. hodinovy cyklus ma 150ns<br>
<br><br>kdo dojde na to kde je problem, tak u me ma flasku dobreho francouzskeho vina.<br><br>d,.<br>