pro doplneni: ta zenerka tam neni. ona totiz odebira trochu proudu a tim se zvysuje ztrata na tom 470R odporu, tim padem se mi <br>snizuje absolute accuracy mereni, tak jsem ji vyhodil a zadna ochrana vstpu tam neni. bavime se tedy o mereni primo na vstupnim pinu toho prevodniku, ktery je filtrovany 470R*(1n+15p). vzhledem k tomu&nbsp; ze zaporne vstupy jsou zapojene na vref, neni potreba merit diff sondou, staci merit pouze na + vstupu, - vstup = konst. mereni se sinusovym generatorem jsem neprovadel pac bych musel do fpga naprogramovat novou entitu na autorun toho prevodniku<br>

(moc prace :). vcera jsem meril standard deviation a absolute accuracy. jenom pro predstavu: pri Vin_na_vstupnim_pinu_prevodniku=~4.7V pulsniho je na 1024 merenich <br>AA&nbsp; ~88 binu(rozumej odchylka 88 binu od idealni hodnoty ktera by tam mela byt pro tech ~4.7V) a SD=3.5 binu pri 16bitovem mereni (ads83610), takze az na tu chybu zisku ta vec meri dost dobre<br>