Nerekl jsem prece, ze se to musi, jinak to nebude fungovat :) Samozrejme nemusi se nic, je to jenom obecne doporuceni. Ve vasem pripade bych se tim moc nezabyval pokud by to melo zpusobit praci na dalsi 2 hodiny :) Ten spoj je dost kratky. Na <br>
<br><a href="http://belohrad.web.cern.ch/belohrad/diffpair.png">http://belohrad.web.cern.ch/belohrad/diffpair.png</a><br><br>jsem hodil maly obrazek karty. Diferencialni par je tam zvyrazneny. Jedna se o PECL vystup ADCMP567 komparatoru ktery je vedeny pres celou desku. V prostred je PECL-&gt;TTL translator a na konci toho vedeni jsou zakoncovaci odpory, PECL-&gt;TTL a pak to jde do FPGA. Spoj ma cca 15 centimetru a jak vidite, take jsem se pruchodkam nevyhnul. Toto vedeni ma cca 102 ohmy, odmereno tou metodou kterou jsem uvedl. Vzhledem k tomu ze vy mate vzdalenost asi 3 centimetry, tak bych to moc neresil. Jestli pouzivate odpory 1206, tak velikost toho odporu se da smele prirovnat k delce toho vedeni :):)<br>
<br><div><span class="gmail_quote">25.4.08, <b class="gmail_sendername">Petr Tošovský</b> &lt;<a href="mailto:PetrTosHW@ptmodel.cz">PetrTosHW@ptmodel.cz</a>&gt;:</span><blockquote class="gmail_quote" style="border-left: 1px solid rgb(204, 204, 204); margin: 0pt 0pt 0pt 0.8ex; padding-left: 1ex;">
dejfson wrote:<br> &gt; jeste par poznamek pro doplneni:<br> &gt;<br> &gt; co se tyce tech resistoru na druhe strane desky: toto neni doporuceny<br> &gt; postup. pokud delate impedancne prizpusobene vedeni, cele vedeni<br>
 &gt; vcetne zakoncovacich resistoru by melo byt na jedne strane desky.<br> &gt; propojky reprezentuji pro vysoke frekvence komplexni impedanci<br> &gt; (majoritni podil ma indukcnost), takze tuto impedanci musite<br> &gt; pripocitat k tem Vasim zakoncovacim odporum.&nbsp;&nbsp;Tudiz nejlepsi je tuto<br>
 &gt; situaci obejit a dat ty odpory na stejnou stranu jako vedeni. pokud se<br> &gt; podivate jak jsou udelane rozvody hodin na motherboardu, tak stezi<br> &gt; nekde najdete nejakou propojku (mimo posledni ktera je pripojuje do<br>
 &gt; nejakeho bga)<br> <br>O charakteru vias jsme se ucili, ale proste nevidim misto kam tu<br> terminacni cast dat spolecne na jednu vrstvu s parem. Mohl bys mi prosim<br> ukazat nejaky vzor, jak se to resi? Kuprikladu delic ma 16 nohe MLF<br>
 pouzdro = 4 nozicky na kazde strane. Vstupni signal je na jedne strane,<br> ale primy a invertovany vstup je na krajich a stredni dve nozicky jsou<br> urcene pro terminaci. Pokud nemuzu pouzit vias, tak musim dat terminacni<br>
 odpory mezi signaly dif. paru. a sterne pouziju via na prechod na zem,<br> protoze ji proste uprostred paru nemam. Konkretne je to IO Micrel<br> SY89874U viz <a href="http://www.micrel.com/_PDF/HBW/sy89874u.pdf">http://www.micrel.com/_PDF/HBW/sy89874u.pdf</a><br>
 Vazne si s tim nevim moc rady.<br> <br><br> &gt; -- tyhle problemy se resi vhodnou skladbou PCB vrstev a volbou<br> &gt; materialu. Material FR4 ktery je nejbeznejsi ma er=4.7. Ovsem je to<br> &gt; velmi priblizna hodnota a navic ma tento material velke ztraty. Kdyz<br>
 &gt; uz s nim musite pracovat na tak vysokych kmitoctech, udelejte 4vrstvy<br> &gt; spoj a prvni vnitrni vrtsvu oznacte jakou &#39;ground plane&#39;. Udelejte<br> &gt; vdalenost mezi top a tou prvni vrsvou nejake 0.3mm. Pak Vam vyjde<br>
 &gt; 50ohmovy spoj na cca 0.6mm.<br> <br>Presne takhle to mam, 4 vrstva PCB, hned pod signalama v vysokou<br> frekvenci je zemni vrstva (0,38 mm) a spoj vychazi cca 0,8 mm (er jsem<br> uvazoval 4,2 podle doporuceni zdejsich lidi, pry jim to tak vychazi,<br>
 nemam moznost si to overit).<br> <br> <br> Tosa<br> <br>_______________________________________________<br> HW-list mailing list&nbsp;&nbsp;-&nbsp;&nbsp;sponsored by <a href="http://www.HW.cz">www.HW.cz</a><br> <a href="mailto:Hw-list@list.hw.cz">Hw-list@list.hw.cz</a><br>
 <a href="http://list.hw.cz/mailman/listinfo/hw-list">http://list.hw.cz/mailman/listinfo/hw-list</a><br> </blockquote></div><br>