CLK buffer+divider?

Miroslav Šinko sinkomiro na gmail.com
Čtvrtek Září 14 12:55:58 CEST 2023


No to nemam, len ze ak ide o jitter, ze mozno netreba trvat na 
oscilatore s tym nizkonapatovym vystupom. Tym by odpadla nutnost buffer 
hradla so vstupom pre to nizke napatie. Staci delicka.

miro

On 14.09.2023 11:10, Pavel Hudeček wrote:
> No a bylo by teda nějaký doporučení na něco lepšího?
> 
> Ještě jsem uvažoval ten výstup zapojit do LVDS/CMOS konvertotu.
> 
> PH
> 
> Dne 13.09.2023 v 22:08 Miroslav Šinko napsal(a):
>> Stabilitu a presnost neviem posudit, skumat datasheety nejdem. Len ten 
>> jitter bude po prechode externym hradlom cca podobny, ako ho maju 
>> oscilatory s CMOS vystupom.
>>
>> miro
>>
>> Používateľ Pavel Hudeček <edizon na seznam.cz> streda 13. septembra 2023 
>> napísal:
>>
>>     :-) Nějak mi při ptaní nedošlo, že ten DS je poněkud univerzální.
>>
>>     V mém případě se jedná o 40 MHz.
>>     Z dalších požadavků, hlavně přesnosti, stability a jitteru,
>>     vypadlo jen pár výsledků, jen s tímto typem výstupu. Našel jsem i
>>     nějaké AN, tam obecně doporučovali použití buď CMOS invertoru s
>>     odporem, nebo CLK driverů dělaných pro připojení krystalu, obojí
>>     kapacitní vazbou na vstup.
>>
>>     Našel jsem hodně různých IO, které obsahují krystalový oscilátor a
>>     dělič, počínaje třeba 74AC4060. Jenže jsem nenašel žádný, ze
>>     kterého by lezlo zároveň f a f/2 a vlastně téměř žádný, kde by
>>     vůbec bylo f/2. Kdybych chtěl f/256, nebo f/1024, ... to není problém.
>>
>>     A pak by ještě navíc měly být zachovány dobré parametry signálu,
>>     takže se mi moc nechce do ničeho, co by 40 MHz nezvládalo s velkou
>>     rezervou.
>>
>>     Skončil jsem u SN74LVC1G04DBVR a 74AC74.
>>
>>     Pak jsou v tom zařízení ještě 74AC163, další 74AC74, DS1023S-25,
>>     LVDS driver, LED driver, AVR a nějaké další drobnosti.
>>
>>     PH
>>


Další informace o konferenci Hw-list