Nelinearita AD prevodniku u cpu Zilog Z8F6421

Pavel Hudecek edizon na seznam.cz
Sobota Únor 28 23:33:45 CET 2015


Setkal. Nevím, zda je to i tento případ, ale tehdy byl problém v tom, že jsem měřil několik kanálů, ale špatně jsem udělal časování. Výsledkem byly přeslechy, protože se vstupní kapacita nestihla plně nabít/vybít na další napětí. Když je na předchozím kanále vhodné stabilní napětí, vykazuje výsledek právě takovou opakovatelnou nelinearitu.

PH

From: Josef Šíp 
Chtel bych se zeptat zda jste se nekdo nesetkali s nelinearitou u AD prevodniku 
v procesoru konkretne u Zilogu Z8F6421.

 

Zkusil jsem zmerit 2 kusy a vysledky mi pripadaji zvlastni. Rekl bych, ze neco takoveho neni

mozne a ze mam nekde chybu ale netusim kde.

 

Tady je prubeh absolutni chyby pro vstupni napeti 0 az 2.048V (10 bit ADC 0-1023 hodnota)

http://imagelink.cz/?v=adctkt.gif

Pro nizka vstupni napeti je chyba az 9 napr. na vystupu ADC melo byt cislo 26 a bylo 17.

Nula ovsem sedi, pri nulovem vstupni napeti je prevod 0. Naprosto stabilni.

 

Problem je ze vysledky jsou opakovatelne, zadne ruseni, vse blokovane, externi reference 2.048V.

Merene primo na pinech CPU mezi AGND a vstupem ADC, merak Agilent 34450A

Hodnota jak na vystupu ADC tak i na voltmetru stabilni, nic nelita.

CPU napajeny z linearniho regulatoru 3.3V napajeni blokovane na nekolika mistech 1n,100,10u atd.

Pokud pripojim jakekoliv napeti na vstup ADC dostavam naprosto stabilni a stejne vysledky.

 

Nesetkal jste se nekdo s necim podobnym?
------------- další část ---------------
HTML příloha byla odstraněna...
URL: <http://list.hw.cz/pipermail/hw-list/attachments/20150228/c30f741f/attachment.html>


Další informace o konferenci Hw-list