Akoze curve tracer, was: Hardwarova otazka

Jan Waclawek konfera na efton.sk
Pátek Únor 8 06:43:40 CET 2013


Nieco zo simulacii:
http://www.efton.sk/tmp/curvtrac2.png

Hore je I/V krivka, dole je priebeh napatia na DUT zelenou a prud modrou.  

Vodorovne ciary v I/V krivke su artefakty, ktore by v realnej situacii zrejme vobec nebolo vidiet, lebo tie hrany na priebehu V su strme ako svina. Presnejsie povedane, v realnej situacii s neidealnym trafom atd. ttie hrany zrejme nebudu take strme a bude tam aj kadeco ine. 

Trafo je take vymyslene 1:10, ale v principe je to rovnake aj s 1:1 trafom.

Takto by sa mi to pacilo, akurat ze tu vznikne ten kilovoltovy kopanec na tom tranzistore na primare...

----

http://www.efton.sk/tmp/curvtrac2a.png

Pridal som kondik aj diodu a zmenil trafo aby sa to podobalo Vasemu obvodu. Kondik sa postupne nabije a kedze uz ten obvod nepredstavuje pre DUT "vybijajuci sa prudovy zdroj" ako hole trafo, ta charakteristika sa "nesklzne" dole do nuly ci zaporu. Bez seriovej diody to nie je o moc lepsie, prud sa prelieva medzi trafom a kondikom to prierazne napatie sa nedosiahne. 

Kde robim chybu?

wek




On Wed, 06 Feb 2013 23:01:13 +0100
Miroslav Mraz <mraz at seznam.cz> wrote:

> V textu:
> 
> Jan Waclawek píše v St 06. 02. 2013 v 21:41 +0100:
> 
> > Ale bez toho kondenzatora. To som nepochopil ako ma fungovat, ved vacsina prudu potom potecie do neho, a v simulacii z toho tiez lezu uplne kraviny, on sa postupne nabije na to prierazne napatie meranej suciastky a cele meranie je potom v keli. Ledazeby ste to mysleli nejako inak.
> > 
> V tom je právě to kouzlo. Vždyť ty staré snímače charakteristik byly
> také buzeny 50Hz sinus z trafa. Ten kondík tvoří spolu se sekundárem
> trafa rezonanční obvod, značně tlumený kombinací DUT+R, takže kmitne jen
> jednou. A to stačí. Napětí na tom kondu je limitované energií cívky
> (trafa) - LI^2 = CU^2, I řídím dobou sepnutí FETu.
> V zásadě by bylo možné to tlumit odporem, transilem, nebo něčím jiným,
> ale v kondíku se neztrácí energie, využije se na sestupu přechodového
> děje - a to považuji za výhodu. V té simulaci je to vidět. To že v ní
> není primár celkem nevadí, "nabíjení" cívky je celkem nezajímavé, takže
> v té simulaci je už na začátku "nabitá".
> 
> > No a ten najvacsi zadrhel je v tom tranzistore na primare. Ked vypne, tak (ako chceme) napatie vyleti, no lenze to prerazi ten tranzistor.... V simulacii mi to vyliezlo na kilovolt, dobre, v reali nebudu idealne suciastky, ale aj tak to tak nemoze byt... takze nakoniec tam bude musiet byt bud nejaka suciastka typu zenera, ktora to napatie obmedzi, alebo... zeby naozaj nieco ako push-pull? A to zase prehadze priebehy aj na sekundari. To som este nesimuloval.
> > 
> Ta limitace na sekundáru (viz výše) se transformuje zpět na primár,
> takže ten tranzistor zase tak moc trpět nebude. Sice tam špička v reálu
> bude, trafo není dokonalé, ale to křemík FETu v klidu požere.
> Asi bude třeba ještě do sekundárního obvodu dát diodu, aby při
>  "nabíjení" cívky sekundár neovlivňoval děj. Ale to už je detail.
> 
> Mrazík
> 
> 
> 
> _______________________________________________
> HW-list mailing list  -  sponsored by www.HW.cz
> Hw-list at list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list


Další informace o konferenci Hw-list