Ochrana I/O jak spravne resit?

RV vicek.radek na cpost.cz
Pondělí Duben 15 09:02:43 CEST 2013


No to asi moc nepomuze ne? Jednak si tim omezite dost vyrazne rychlost 
sepnuti tranzistoru (coz nekdy muze byt vyhoda, ale musi to prezit treba 
pri castejsim spinani) a druhak je otazkou co to muze udelat na strane 
napajeni MCU az to napeti ze silove casti projde pres diody na vstupech. 
Minimalne bych tam pridal jeste zenerku - problem je, ze ty na tahle 
mala napeti maji hnusne dlouhe to koleno UI takze tam pak stejne musite 
dat treba 5V1 zenerku.

Asi nejistejsi je to take oddelit optoclenem a gate mosfetu budit ze 
silove strany.

Radek Vicek

Dne 15.4.2013 7:50, Pavel Kadečka napsal(a):
>> Jak resit ochranu MCU tak, aby procesor pokud mozno prezil napriklad i
>> pruzaz spinaciho tranzistoru?
>
> 1) Mezi MCU a tranzistor dát odpor.
Tento e-mail včetně příloh může obsahovat důvěrné informace. Jestliže nejste zamýšlený adresát tohoto e-mailu, pak jakákoliv forma zveřejnění, tisk, kopírování, distribuce nebo šíření tohoto e-mailu a připojených příloh je přísně zakázáno. Pokud obdržíte tento e-mail omylem, oznamte to neprodleně jeho odesilateli a okamžitě tento e-mail včetně jeho příloh trvale vymažte ze svého systému. Odesilatel e-mailu neodpovídá za jakoukoliv škodu způsobenou modifikacemi či zpožděním přenosu e-mailu.

 

This e-mail and any attached files may contain confidential information. If you are not the intended addressee of this e-mail, you are hereby notified that any disclosure, printing, copying, distribution or dissemination of this e-mail and any attached files is strictly prohibited. If you receive this e-mail in error, please immediately notify the sender and permanently delete this e-mail and its attachments from your system. The sender of this e-mail does not accept liability for any damage that may be caused by any modifications or delay in the transmission of it.



Další informace o konferenci Hw-list