Prehled logickych urovni a konvertory?

Daniel Valuch daniel.valuch na orange.fr
Úterý Červenec 24 13:06:03 CEST 2012


k tejto problematike najdete uzitocne informacie napriklad tu
http://www.ti.com/lit/an/slla120/slla120.pdf

a v dalsich app notoch
References
1. AC-Coupling between LVPECL, LVDS, CML, and HSTL, Texas Instruments 
application report, (SCAA059)
2. Interfacing Between LVPECL, LVDS, and CML, Texas Instruments 
application report, (SCAA056)
3. Interfacing Differential Logic With LVDS Receivers, Texas Instruments 
application report, (SLLA101)

plus konkretne hodnoty offsetov v tom katalogu co spomenul Jano. 
Diferencialna amplituda by mala byt rovnaka pre vsetky rodiny.\

b.




On 7/24/2012 12:13, hutta.j na seznam.cz wrote:
> Procitam si dokumentaci k Spartan3A  (Spartan-3 GenerationFPGA User Guide)
> V sekci podporovane vstupy se napriklad doctu LVPECL_25 a LVPECL_33 nikde v danem 500 strankovem manualu,ale neni specifikovano co je LVPECL_33, respektive jak jsou definovany jeho logicke urovne a jaka jsou pripustna maxima.
>
> Jak mam tedy zjisti, zda jiny obovod, u ktereho vyrobce tvrdi, ze je PECL a ma pritom vystupy Hi 2,15V az 2,5V a Lo 1,35V az 1,54V jde pripojit rovnou na LVPECL_33 nebo je treba resit nejakou konverzi.
> Kde se takove veci, idealne i s vzorovymi prevodniky urovni nactou?
>
> Hutta
>
> _______________________________________________
> HW-list mailing list  -  sponsored by www.HW.cz
> Hw-list na list.hw.cz
> http://list.hw.cz/mailman/listinfo/hw-list
>


Další informace o konferenci Hw-list