PIC a FET

Pavel Hudeček edizon na seznam.cz
Pondělí Květen 16 14:35:37 CEST 2011


Jiskření při připojování většinou spíš indikuje přítomnost paralelní 
kapacity, což vede k otázce, jak je na tom napájecí zdroj, jestli třeba po 
připojení sirénky neudělá nějakej zákmit, kterým by PIC odešel. Stejného 
výsledku lze dosáhnout i sériovou indukčností, třeba dlouhými dráty od 
zdroje.

Vřazení dost velkého odporu zpomalí zapínání, což vyřeší i možné problémy v 
napájení.

PH

From: "Zuffa Jan" <ZuffaJ na cgc.sk>
Nazrel som do schemy, a dioda je paralelne k sirenke.
Takze pardon, chybicka se vloudila.
Tie FETY diody v sebe uz maju, ako nakoniec vykonove bezne mavaju.
Pripojenie sirenky generuje iskrenie, takze asi vovnutri nejake cievocky 
budu.
Sirenka je mala, zvuk vsak vydava neskutocny.

Zatial sa mi najprijatelnejsia javi Andrejova verzia o kapacite G-D.
Doska je uz hotova, minimalny zasah do dizajnu by mohol byt pridany odpor 
10-100k
medzi PIC a G. Otazka je, ci to zachrani FET samotny. Ci sa naopak nestane 
opacny pripad,
teda PIC ostane zdravy, a do haja odide FET (prerazenim G). Takze paralene 
nejake transily
na G kazdeho tranzistoru? 



Další informace o konferenci Hw-list