CPLD, FPGA vubec nic o tom nevim

Jan Waclawek konfera@efton.sk
Středa Březen 11 17:22:00 CET 2009


Spomenul som si v tejto suvislosti na projekt pikoLA, minimalisticky logicky analyzator na 66 MS/s so 16 vstupmi, ktoremu sme bohuzial nedotiahli SW na PC, a preto sme ho ani nzverejnili. Je tam prave XC9536 (5-voltovy), v ktorom je 16-bitovy citac, delic z tych 66MHz na 33MHz a  22MHz (toto je so striedou 1:1, co nie uplne trivialna zalezitost), multiplexor hodin pre ten citac, a este nejaka jednoducha 4-bitova triggrovacia logika, tusim ide o porovnanie s konstantou, ktora sa tam nahra seriovo. Toto je vyuzitie obvodu na doraz.

Spotrebu som nemeral, ale ten cip je pri tych 5V a 66MHz horuci, takze tipujem ze to nie je menej nez 100mA. 

wek


Richard Kaliciak wrote:
> Dobry den,
> 
> u XC9500 plati, ze 9536 ma 36 buniek a na jeden bit citaca alebo 
> registra potrebujete jednu bunku. Takze na 32 bitovy citac sa spotrebuje 
> 32 buniek, ostanu este 4. Tie 4 by sa dali pouzit na nejaky jednoduchy 
> stavovy automat pre vycitanie tych 32 bitov, hmm, ale to je malo, treba 
> aspon 5.
> 
> Pre experimenty je lepsie vziat väcsi obvod, vzdy vas napadnu nejake 
> rozsirenia.
> 
> Richard Kaliciak





Další informace o konferenci Hw-list