Elegantni reseni pro co nejpresnejsi vyhodnoceni cidla?

zoodiskus@vol.cz zoodiskus@vol.cz
Pondělí Duben 9 00:13:55 CEST 2007


Poradite jak co nejelegantneji a pritom co nejpresneji vyhodnocovat cidlo,
ktere se chova asi takto.

Nejdrive je treba provest kalibraci vuci etalonu, vysledkem je napeti
v rozsahu 220 az 550mV (lisi se cidlo od cidla a mereni od mereni),
toto napeti se povazuje za 0 rozsah cidla. Nasleduje kalibrace na plnem
rozsahu cidla, jejimz vysledkem je jine napeti ktere je o 44 az 70mV
nizsi nez to zmerene pri kalibraci 0. Cele to pak jeste plave s teplotou,
ale to nechme stranou.

Pro vyhodnoceni cidla mi v MCU zbyl 12bit ADC, dale je volny DAC 12bit
(0-2.5) + 3xOZ.
Me soucasne reseni je napeti z cidla zesilit 5x a privest na rozdilovy
zesilovac s zesilenim 30x kde se od napeti odecte napeti z DAC a rozdil
v podobe uzitecneho signalu se po zesileni vyhodnoti pomoci ADC.

Sice to funguje, ale mozna to jde i elegantneji?

Dekuji
WS




Další informace o konferenci Hw-list