mcu ako UART; was: I2C/SPI - UART

Danhard danhard@volny.cz
Úterý Říjen 18 18:04:17 CEST 2005


Jejda, to jsem netusil, ze je to nejaka hrubost, nekteri kamaradi ze slovace
to rikaji v podstate za kazdym slovem :o))
Asi bych pouzil take ty dvojite UARTy, ty jsou jeste celkem bezne, ale treba
nize naznacena nahrada s FPGA vznikla jako nahrada 8x UARTu, ktery se
prestal vyrabet. A kydyz uz jsem to predelaval, tak jsem tam zamontoval ty
1k buffery, co se drive delaly programove (resp. to je to 16 kanalovy
generator DMX pro rizeni celeho TV studia co ridi soucasne asi 4000 svetel
:))).

Danhard

http://www.ttlicht.com/web/english/products_e/network_e/ethernet_e/e-gate-ma
x_e/e-gate-max_e.asp

---------------------------------

Prosim Vas, netreba byt hruby...
Len som chcel odpoved na konkretnu otazku (tie ostatne odpovede na
nepolozene otazky si viem vygenerovat aj ja sam). Odpovedou je aj mlcanie.

Problem s prilepenymi PICmi (okrem toho, ze ich nemam rad, aby som
citoval klasika :-) ) je presne ten isty ako s prilepenymi x51 v
akejkolvek podobe, ATTiny/Mega, HC12, Z8, MSP430, atd.atd. a to, ze su:
1. vnutorne zlozitejsie ako HW UART s prislusnymi nasledkami co sa tyka
spolahlivosti;
2. HW UARTy maju zvacsa okliestene, SW som - z mnohych pricin - ani
neuvazoval
3. a to predovsetkym, treba na to napisat SW a ako vieme, SW je zdroj
chyb - a tu je skoda chyby robit.

wek


Danhard wrote:
> Proto jsem se ptal na rychlost do pi.. !
> Vsechno ostatni je bez problemu resitelne, jen ne rychlost na prijimaci
> strane.
> Holt by tam bylo tech PICu 6.
> Jinak samozrejme nejmensi FPGA to zvladne 16x + pripadne externi RAM pokud
> bude chtit zakaznik 1kB buffery :o) ale to neni za 100 Sk.
>
> Danhard





Další informace o konferenci Hw-list